Contador ascendente y descendente

Contador ascendente y descendente

Contador ascendente y descendente

Contador ascendente

El contador es un circuito secuencial. Un circuito digital que se utiliza para contar pulsos se conoce como contador. El contador es la aplicación más amplia de los flip-flops. Es un grupo de flip-flops con una señal de reloj aplicada. Los contadores son de dos tipos.

El diagrama lógico de un contador de 2 bits se muestra en la figura. Se utiliza el flip-flop toggle (T). Pero también podemos utilizar el flip-flop JK con J y K conectados permanentemente a la lógica 1. El reloj externo se aplica a la entrada de reloj del flip-flop A y la salida QA se aplica a la entrada de reloj del siguiente flip-flop, es decir, FF-B.

El contador de subida y el de bajada se combinan para obtener un contador de subida/bajada. También se proporciona una entrada de control de modo (M) para seleccionar el modo ascendente o descendente. Es necesario diseñar y utilizar un circuito combinacional entre cada par de flip-flop para conseguir el funcionamiento de subida/bajada.

En el contador de ripple UP/DOWN todos los FFs operan en modo toggle. Por lo tanto, se deben utilizar flip-flops T o flip-flops JK. El flip-flop LSB recibe el reloj directamente. Pero el reloj de cada uno de los otros FF se obtiene de la salida (Q = Q bar) del FF anterior.

Diferencia entre contador ascendente y descendente

TAMS / Java / Hades / applets: contents | previous | nextHadesAppletscontentsvisual index introduction std_logic_1164 gatelevel circuits delay models flipflops adders and arithm… counters asynchronous… asynchronous… frequency di… synchronous … up/down counter asynchrounou…    749x contadores 7493 1:16 co…    7490 1:10 co…    7492 1:12 co…    74590 contador 74390 generador de … frecuencia reloj digital reloj digital LFSR y memorias de autocomprobación lógica programable editor de máquinas de estado demos variados E/S y visualizadores DCF-77 relés de reloj (conmutador …  Circuitos CMOS (conmutador…  Lógica RTLIB Registros RTLIB Procesador Prima D*CORE MicroJava Cosimulación Pic16 Cosimulación Mips R3000…  Procesamiento de imágenes Intel MCS4 (i4004) …  [Sch04] Codeumsetzer [Sch04] Addierer [Sch04] Flipflops [Sch04] Schaltwerke [Sch04] RALU, Min…  [Fer05] Estado-Mac…  [Fer05] PIC16F84/…  [Fer05] Miscelánea…  [Fer05] Contador sincrónico arriba/abajo FreeTTS de Femtojava (flipflops JK)

Contador de 4 bits arriba/abajo

El contador es un circuito secuencial. Un circuito digital que se utiliza para contar pulsos se conoce como contador. El contador es la aplicación más amplia de los flip-flops. Es un grupo de flip-flops con una señal de reloj aplicada. Los contadores son de dos tipos.

El diagrama lógico de un contador de 2 bits se muestra en la figura. Se utiliza el flip-flop toggle (T). Pero también podemos utilizar el flip-flop JK con J y K conectados permanentemente a la lógica 1. El reloj externo se aplica a la entrada de reloj del flip-flop A y la salida QA se aplica a la entrada de reloj del siguiente flip-flop, es decir, FF-B.

El contador de subida y el de bajada se combinan para obtener un contador de subida/bajada. También se proporciona una entrada de control de modo (M) para seleccionar el modo ascendente o descendente. Es necesario diseñar y utilizar un circuito combinacional entre cada par de flip-flop para conseguir el funcionamiento de subida/bajada.

En el contador de ripple UP/DOWN todos los FFs operan en modo toggle. Por lo tanto, se deben utilizar flip-flops T o flip-flops JK. El flip-flop LSB recibe el reloj directamente. Pero el reloj de cada uno de los otros FF se obtiene de la salida (Q = Q bar) del FF anterior.

Contador ascendente de 4 bits

Los contadores, formados por un número de flip-flops, cuentan un flujo de pulsos aplicados a la entrada CK del contador. La salida es un valor binario cuyo valor es igual al número de pulsos recibidos en la entrada CK.

Cada salida representa un bit de la palabra de salida, que en los CI contadores de la serie 74 suele tener 4 bits, y el tamaño de la palabra de salida depende del número de flip-flops que componen el contador. Las líneas de salida de un contador de 4 bits representan los valores 20, 21, 22 y 23, o sea 1,2,4 y 8 respectivamente. Normalmente se muestran en los diagramas esquemáticos en orden inverso, con el bit menos significativo a la izquierda, esto es para permitir que el diagrama esquemático muestre el circuito siguiendo la convención de que las señales fluyen de izquierda a derecha, por lo tanto en este caso la entrada CK está a la izquierda.

La Fig. 5.6.1 muestra un contador ascendente asíncrono de 4 bits construido a partir de cuatro flip-flops de tipo D activados por el flanco positivo y conectados en modo toggle. Los pulsos de reloj se introducen en la entrada CK de FF0 cuya salida, Q0 proporciona la 20 salida para FF1 después de un pulso CK.

Acerca del autor

admin

Ver todos los artículos